

## Aula 9 - VHDL

Prof. Danilo Reis

#### O que é?

VHDL ou "<u>VHSIC Hardware Description Language</u>" (Linguagem de descrição de hardware VHSIC "<u>Very High Speed Integrated Circuits</u>")

#### Histórico

- VHDL foi desenvolvida pelo DARPA em 1980;
- Visava substituir utilização de esquemáticos em ASICs;
- Padronizada em 1987 pela IEEE;
- Pequenas alterações em 2000 e 2002;

#### **Primeiros Conceitos**

# Uma descrição VHDL é dividida em duas partes fundamentais:

- Entidade (Entity) Descreve a interface do sistema
- digital descrito com o mundo externo. Apresenta a
- definição dos pinos de entrada e saída.
- Arquitetura (Architecture) Descreve o
- comportamento ou a estrutura do sistema digital.
- Define como a função do sistema é realizada.

#### **Primeiros Conceitos**

### Circuito Exemplo:



#### Primeiros Conceitos: Entidade

ENTITY exemplo1 IS

PORT (sel: IN BIT;

a: IN BIT;

b: IN BIT;

y: OUT BIT);

END exemplo1;



Importante: o nome do arquivo vhdl DEVE ser o mesmo nome da entidade. Neste caso, o nome do arquivo seria exemplo1.vhd

### **Primeiros Conceitos: Arquitetura**

ARCHITECTURE comportamento OF exemplo1 IS
BEGIN

y <= (a AND (NOT(sel))) OR (b AND sel); END comportamento;



## -

### Primeiros Conceitos: circuito completo

LIBRARY ieee; USE ieee.std\_logic\_1164.all;

ENTITY exemplo1 IS
PORT ( sel, a, b : IN BIT;
y : OUT BIT);

END exemplo1;



ARCHITECTURE comportamento OF exemplo1 IS BEGIN

 $y \le (a \text{ AND (NOT(sel))}) \text{ OR (b AND sel)};$ 

END comportamento;

#### Multiplexador 2 para 1

LIBRARY ieee;

USE ieee.std\_logic\_1164.all;

ENTITY mux2para1 IS

PORT (sel, a, b : IN STD\_LOGIC;

y: OUT STD\_LOGIC);

END mux2para1;



BEGIN

WITH sel SELECT

y <= a WHEN '0', b WHEN OTHERS;

END comportamento;





### Descrição de um Operador Aritmético

#### Somador de 4 bits:

- Com hierarquia
- Usando 4 somadores completos de 1 bit



### Somador Completo de 1 bit

LIBRARY ieee; USE ieee.std\_logic\_1164.all;

**ENTITY somador IS** 

PORT (cin, a, b : IN STD\_LOGIC;

s, cout : OUT STD\_LOGIC);

END somador;

cout cin

ARCHITECTURE comportamento OF somador IS BEGIN

s <= a XOR b XOR cin;

cout <= (a AND b) OR (a AND cin) OR (b AND cin);

END comportamento;

#### Somador de 4 bits (Nível Mais Alto da Hierarquia )

LIBRARY ieee:

USE ieee.std\_logic\_1164.all;

ENTITY somador4bits IS

PORT (c0, a3, a2, a1, a0, b3, b2, b1, b0 : IN STD\_LOGIC;

s3, s2, s1, s0, c4 : OUT STD\_LOGIC);

END somador4bits;

#### ARCHITECTURE estrutura OF somador4bits IS

SIGNAL c1, c2, c3: STD\_LOGIC;

COMPONENT somador

PORT (cin, a, b : IN STD\_LOGIC;

s, cout : OUT STD\_LOGIC);

END COMPONENT;

#### BEGIN

SC0: somador PORT MAP (c0, a0, b0, s0, c1);

SC1: somador PORT MAP (c1, a1, b1, s1, c2);

SC2: somador PORT MAP (c2, a2, b2, s2, c3);

SC3: somador PORT MAP (c3, a3, b3, s3, c4);

END estrutura;



#### Somador de 4 bits

#### BEGIN

SC0: somador PORT MAP (c0, a0, b0, s0, c1);

SC1: somador

PORT MAP ( $cin \Rightarrow c1$ ,

 $a \Rightarrow a1$ 

b => b1,

 $s \Rightarrow s1$ 

cout => c2);

SC2: somador

PORT MAP ( $s \Rightarrow s2$ ,

b => b2.

 $a \Rightarrow a2$ 

cin => c2,

cout => c3);

SC3: somador PORT MAP (c3, a3, b3, s3, c4);

END comportamento;



Quando o mapeamento dos pinos é explícito, não é necessário seguir a ordem da declaração

#### Somador de 4 bits sem hierarquia

LIBRARY ieee:

USE ieee.std\_logic\_1164.all;

**ENTITY somador4bits IS** 

PORT (cin, a3, a2, a1, a0, b3, b2, b1, b0 : IN STD\_LOGIC; 53

s3, s2, s1, s0, cout : OUT STD\_LOGIC);

END somador4bits;

### ARCHITECTURE comportamento OF somador4bits IS SIGNAL c1, c2, c3: STD\_LOGIC;

#### BEGIN

 $s0 \le a0 XOR b0 XOR c0;$ 

 $c1 \leftarrow (a0 \text{ AND } b0) \text{ OR } (a0 \text{ AND } c0) \text{ OR } (b0 \text{ AND } c0);$ 

s1 <= a1 XOR b1 XOR c1;

 $c2 \ll (a1 \text{ AND } b1) \text{ OR } (a1 \text{ AND } c1) \text{ OR } (b1 \text{ AND } c1);$ 

s2 <= a2 XOR b2 XOR c2;

 $c3 \le (a2 \text{ AND } b2) \text{ OR } (a2 \text{ AND } c2) \text{ OR } (b2 \text{ AND } c2);$ 

 $s3 \le a3 \times B3 \times B3 \times B3 \times B3$ 

c4 <= (a3 AND b3) OR (a3 AND c3) OR (b3 AND c3):

END comportamento;





#### Estrutura Básica



Módulo definido com interface e body. Onde a interface define as entradas e saídas do módulo e o body o comportamento e implementação deste.

### **Estrutura Entity**

O NAME\_OF\_ENTITY e um identificador definido pelo usuário

- · <u>signal names</u> consiste lista de um ou mais identificadores que especificam a interface de sinais com o mundo externo.
- **mode**: indica a direção do sinal:
- o in define sinal como input
- o **out** define o sinal como output da entidade.
- o **buffer** define o sinal como saída e o valor pode ser lido dentro da arquitetura da entidade
- o **inout** define o sinal como input ou output.

### **Estrutura Entity**

*type*: são built-in ou user-defined sinal type. Exemplos de types são bit, bit\_vector, Boolean, character, std\_logic, e std\_ulogic.

- o *bit* pode ter valor 0 e 1
- o *bit\_vector* e um vetor de bits (e.g. bit\_vector (0 to 7)
- o *std\_logic, std\_ulogic, std\_logic\_vector, std\_ulogic\_vector*: podem ter 9 valores para indicar o valor e tamanho de um sinal. Std\_ulogic e std\_logic são preferidos à bit ou bit\_vector types.
- o *boolean* podem ter valores TRUE e FALSE
- o *integer* podem ter valores na faixa dos inteiros
- o *real* podem ter valores na faixa dos reais
- o *character* qualquer character
- o *time* indica tempo
- generic: a declaração generic é opcional e determina as constantes locais usadas para timing e sizing (exemplo: bus widths) da entity. Um generic pode ter um valor default. A sintaxe para um generic:

```
generic (
constant_name: type [:=value];
constant_name: type [:=value];
```

### **Estrutura Entity**

**generic:** a declaração generic é opcional e determina as constantes locais usadas para timing e sizing (exemplo: bus widths) da entity. Um generic pode ter um valor default. A sintaxe para um generic:

```
generic (
  constant_name: type [:=value];
  constant_name: type [:=value];
  :
  constant_name: type [:=value]);
```

#### Nomes

Apenas letras, dígitos e sublinhados podem ser usados;

- \* O primeiro caracetere deve ser uma letra;
- \* O último caractere não pode ser um sublinhado;
- \* Não são permitidos dois sublinhados consecutivos Não é sensível à "Caixa Alta ou Baixa"
- inputa, INPUTA e InputA se referem à mesma variável.
- Comentários
- '--' marca um comentário até o final da linha atual
- Se você deseja comentar múltiplas linha, um '--'
   precisa ser colocado no início de cada linha.
- As sentenças são terminadas por ';'
- Atribuição de valores aos sinais: '<='
- Atribuição de valores às variáveis: ':=

## FUNDAÇÃO EDSON QUEIROZ T566 —SISTEMAS DIGITAIS AVANÇADOS UNIVERSIDADE DE FORTALEZA

#### Nomes

| Nomes Legais | Nomes Ilegais |
|--------------|---------------|
| rs_clk       | _rs_clk       |
| ab08B        | sinal#1       |
| A_1023       | A1023         |
|              | rs_clk_       |

#### Estrutura Architectuture

É o corpo do sistema, onde são feitas as atribuições, operações, comparações, etc...

Declarado como *architecture* nome *of* entidade *is*. Poder existir várias *architecture* na mesma *entity*.





#### Estrutura Architectuture

architecture architecture\_name of NAME\_OF\_ENTITY is

- -- Declarations
  - -- components declarations
  - -- signal declarations
  - -- constant declarations
  - -- function declarations
  - -- procedure declarations
  - -- type declarations

#### begin

-- Statements

end architecture\_name;

### Exemplo

```
entity XNOR2 is
   port (A, B: in std logic;
       Z: out std logic);
   end XNOR2;
architecture behavioral xnor of XNOR2 is
-- signal declaration (of internal signals X, Y)
   signal X, Y: std logic;
begin
X \leq A and B;
Y \leq (not A) and (not B);
Z \leq X \text{ or } Y;
   End behavioral xnor;
```

#### **Process**

Diretiva usada quando se quer fazer uma lista de operações a serem executadas. Implementada dentro de *architecture*. Possui forma estruturada.

Exemplo de process:

atrib : process begin  $A \leftarrow X$ ;  $B \leftarrow Y$ ; end process atrib;

### Package

Usado quando precisa-se usar um comando que não existe nas bibliotecas padrão. Deve ser definido antes do inicio da entity. Para usar a package é necessário usar duas declarações: libraryuse. O package mais conhecido é o STD\_LOGIC\_1164 da IEEE por conter a maioria dos comandos adicionais usados na linguagem.

#### Exemplo de package:

*library IEEE; use IEEE.std\_logic\_1164.all; Outras Librarys* 

- IEEE 1076.1 VHDL analógica e de sinal misto
- IEEE 1076.1.1 VHDL-AMS pacotes padrão (stdpkgs)
- IEEE 1076.2 VHDL pacotes matemáticos (math)
- IEEE 1076.3 VHDL pacotes sintetizado (vhdlsynth)
- IEEE 1076.3 VHDL pacotes sintetizado Ponto flutuante (fphdl)
- IEEE 1076.4 VHDL bibliotecas para ASIC: vital

#### **Sinais**

- Sinais são utilizados para comunicação entre componentes.
- Sinais podem ser interpretados com fios físicos, reais.

#### Exemplo:

```
SIGNAL <nome_sinal> : <tipo> [:= <valor>];
```

SIGNAL enable: BIT;

SIGNAL output : bit\_vector(3 downto 0);

SIGNAL output : bit\_vector(3 downto 0) := "0111";

#### Variáveis

Usadas apenas em processos e subprogramas (funções e procedimentos), as variáveis usualmente não estão disponíveis para múltiplos componentes e processos. Todas as atribuições de variáveis tem efeito imediato.

**VARIABLE** <nome\_variavel> : <tipo> [:= <valor>];

Exemplo:

VARIABLE opcode : BIT\_VECTOR (3 DOWNTO 0) := "0000"; VARIABLE freq : INTEGER;

### Diferenças Variáveis x Sinais

Usadas apenas em processos e subprogramas (funções e procedimentos), as variáveis usualmente não estão disponíveis para múltiplos componentes e processos. Todas as atribuições de variáveis tem efeito imediato.

**VARIABLE** <nome\_variavel> : <tipo> [:= <valor>];

Exemplo:

VARIABLE opcode : BIT\_VECTOR (3 DOWNTO 0) := "0000"; VARIABLE freq : INTEGER;



### Escopo dos objetos

- O VHDL limita a visibilidade dos objetos, dependendo de onde eles são declarados.
- Regras de escopo se aplicam a constantes, variáveis, sinais e arquivos.
- O escopo dos objetos é definido como a seguir:
  - Objetos declarados em um pacote são globais para todas as entidades que usam aquele pacote.
  - Objetos declarados em uma entidade são globais para todas as arquiteturas que utilizam aquela entidade.
  - Objetos declarados em um arquitetura são disponíveis a todas as sentenças naquela arquitetura.
  - Objetos declarados em um processo são disponíveis apenas para aquele processo.

#### Tipos de Dados

- bit values: '0', '1'
- boolean values: TRUE, FALSE
- integer values: -(2E31) to +(2E31 − 1)
- std\_logic values: 'U','X','1','0','Z','W','H','L','-'
  - U' = uninitialized
  - 'X' = unknown
  - 'W' = weak 'X'
  - 'Z' = floating
  - 'H'/'L' = weak '1'/'0'
  - '-' = don't care
- std\_logic\_vector (n downto 0)/std\_logic\_vector (0 upto n);

#### Constantes

Servem para aumentar a legibilidade do código e facilitar a sua modificação.

```
CONSTANT <nome_da_constante> : <tipo> := <valor>;
```

Exemplo:

```
CONSTANT PI : REAL := 3.14; CONSTANT WIDTH :
```

INTEGER := 8;



#### Operadores e expressões

#### Operadores Lógicos

Os operadores *and*, *or*, *nand*, *nor*, *xor* e xnor exigem dois operandos, já o operador *not* exige apenas um operando.

#### Deslocamento

As operações podem ser:Restrito a vetores. Exige dois operandos, um sendo o *array* e o outro um *integer*, que é o número de posições a serem deslocadas.

shift left logical (deslocamento lógico a esquerda);

shift right logical (deslocamento lógico a direita);

shift left arithmetic (deslocamento aritmético a esquerda);

shift right arithmetic (deslocamento aritmético a direita);

rotate left logical (rotacionamento lógico a esquerda);

rotate right logical (rotacionamento lógico a direita).



### Operadores e expressões

# Operadores Aritméticos+ → soma ou identidade;

```
- → subtração ou negação;
```

```
* → multiplicação;
```

/ → divisão;

 $mod \rightarrow modulo;$ 

 $rem \rightarrow resto da divisão;$ 

 $abs \rightarrow valor absoluto;$ 

\*\* → exponenciação.

#### Atribuição e Comparações

← → atribuição;

 $= \rightarrow igual;$ 

=  $\rightarrow$  differente;

 $< \rightarrow$  menor;

 $\Leftarrow \rightarrow$  menor ou igual;

 $\rightarrow$  maior;

 $>= \rightarrow$  maior ou igual;

#### Comandos After e Wait (Não sintetizável)

After tem a finalidade de ativar o estado indicado depois de determinado tempo.

Exemplo de *after*:

$$x \in '1'$$
 after 3s, '0' after 5s, '1' after 7s, '0' after 8s;

O resultado graficamente seria:

Já wait 'segura' o processo por determinado tempo.

Exemplo de wait:

 $x \in '0'$ ; wait for 2s;  $x \in '1'$ ; wait for 3s;  $x \in '0'$ ; wait for 1s;

#### Comando if then else

Se a condição for verdadeira será executado o que estiver dentro de *then*, caso contrário será executado o que estiver dentro de *else*.

Exemplo de if then else:

cmp : process begin if A = B then  $C \leftarrow 0$ ; else  $C \leftarrow 1$ ; end if; end process cmp;

#### Comando Case

Quando o teste de condição de uma variável poder assumir vários opções, é recomendado o uso do *case*.

#### Exemplo de case:

converte : process begin case Bin is when "0000"  $\Rightarrow$  Dec  $\Leftarrow$  0; when "0001"  $\Rightarrow$  Dec  $\Leftarrow$  1; when "0010"  $\Rightarrow$  Dec  $\Leftarrow$  2; when "0011"  $\Rightarrow$  Dec  $\Leftarrow$  3; when others  $\Rightarrow$  Dec  $\Leftarrow$  -1; end case; end process converte;



#### Comando For Loop

Enquanto o contador estiver dentro da faixa especificada o loop é executado.

Exemplo de for loop:

conta : process begin for i in 5 downto 0 loop Num ← Num + 1; end loop; end process conta;

#### **Comando Next**

Quando se quer pular determinados comandos e ir diretamente para outro usa-se o comando *next*.

Exemplo de *next*:

soma : process begin aux : for i in 3 downto 0 loop Num  $\Leftarrow$  Num + X; if Num = 10 then Num  $\Leftarrow$  0; next alfa; end if end loop aux; end process soma;

#### Referências

- http://pt.wikipedia.org/wiki/VHDL
- http://www.dcc.ufrj.br/~gabriel/circlog/vhdl.pdf
- <u>http://www.seas.upenn.edu/~ese171/vhdl/vhdl\_primer.</u>
  <u>html</u>